JK FLIP FLOP

Test av en SN74LS73AN integrert krets. Dette er for å finne ut av hvordan en JK flip flop fungerer.

Mål

Identifisere hvordan en JK flip flop fungerer.

 

Utstyr

  • Funksjonsgenerator
  • Strømforsyning
  • 1x SN74LS73AN
  • 2x 4.7Kohm motstander
  • Oscilloskop

 

Krets

jk_flip_flop
Kretsen her bruker bare en av de to JK flip flop kretsene.
20160911_023309
Kretsen satt opp.

 

 

Målinger 1

Endret J og K inngangene, mens CLR forble lav.

CLR Lav
J Lav og Høy
K Lav og Høy
clr-l-20160911-0001_31
Blå er klokkesignalet og Rød er utgangsnivået.

Utgangsnivået forble lav uansett hva J og K inngangene ble endret til.

 

Målinger 2

Satt CLR høy og endret så J og K inngangene samtidig. I begynnelsen var JK lav og de ble deretter endret til høy og deretter endret tilbake til lav igjen.

CLR Høy
J Lav
K Lav

clr-h-ll-20160911-0001_2

Så lenge J og K var lav så ble utgangen lik hele tiden. Når de ble endret til høy så begynte utgangen å pulse. Når JK satt til lav igjen så ble utgangen uendret fra det den sto på.

 

Målinger 3

Satt CLR høy og endret så J og K inngangene til høy.

CLR Høy
J Høy
K Høy

clr-h-hh-20160911-0001_1

Så lenge J og K var høy så endret utgangen seg hver gang klokkepulsen gikk lav.

 

Målinger 4

Satt CLR høy og J høy og K lav.

CLR Høy
J Høy
K Lav

clr-h-lh-20160911_2

Så snart J og ble satt til høy og K ble satt lav så ble utgangen lav.

 

Målinger 5

Satt CLR høy og J lav og K høy.

CLR Høy
J Lav
K Høy

clr-h-hl-20160911_1

Så snart K og ble satt til høy og J ble satt lav så ble utgangen høy.